导航
位置导航: 首页 > PCB资讯 > 行业新闻

PCB设计静电分析,常用的放电方法有这些!

文章来源: 智力创电路板     发布时间:2023-05-05     阅读次数:1188    

来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。

在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。

尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的 1/10到1/100.尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。

对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm.确保每一个电路尽可能紧凑。


推荐文章
CopyRight © 2024 深圳市智力创电子科技有限公司
技术支持:顾佰特科技     粤ICP备16059147号
<!--在线客服--> <script> (function(d, w, c) { if (w[c]) return; var s = d.createElement("script"); w[c] = function() { (w[c].z = w[c].z || []).push(arguments); }; s.async = true; s.src = "https://static.ahc.ink/hecong.js"; if (d.head) d.head.appendChild(s); })(document, window, "_AIHECONG"); _AIHECONG("ini",{ channelId : "cL5X8q" }); </script>